FPGA設計事例

主なFPGA設計事例をご紹介いたします。

デジタル音声録音・再生ボード用FPGA

デバイス Spartan-3A DSP(XC3SD3400A-4CS484/XC3SD1800A-4CS484)
言語 VerilogHDL
主な技術要素 マルチチャネルPCM/ADPCM、音声データデジタル信号処理、AGC、ミキシング、デジタルフィルタ、データ多重、Ethernet、音声録音/再生処理、SH2-DSP制御

データ処理装置用FPGA

デバイス Spartan-3A(XC3SD1800A-4FGG676C)
Spartan-3AN(XC3S400AN-4FGG400C)
言語 VHDL
主な技術要素 1.544M回線/6.312M回線インタフェース、EthernetPHYデバイス制御、フレームMUX/DEMUX

セキュリティ装置用通信制御FPGA

デバイス CycloneⅢ(EP3C16F256C8)
言語 VerilogHDL
主な技術要素 NiosⅡ、リモートシステムアップグレード、トークン・パッシング方式通信プロトコル、SH-4制御、RS-485、AES暗号/復号、DES/TripleDES暗号/復号

DSRC用モデムFPGA

デバイス Virtex5(XC5VSX35T-1FFG665C)
言語 VerilogHDL、VHDL
主な技術要素 QPSK変復調、ディジタルフィルタ、SPIインタフェース、CPU(H8S/2300)インタフェース、SERDES(RocketI/O)

カルマンフィルタFPGA

デバイス CycloneⅢ(EP3C25E144C8)
言語 VHDL
主な技術要素 カルマンフィルタ

CATV受信モジュール用 復調/復号FPGA

デバイス CycloneⅢ(EP3C80F484C6)
言語 VerilogHDL
主な技術要素 64QAM復調、デジタルフィルタ、外部アナログAGC制御I/F、リードソロモン、ビタビ復号、MPEG2TS復号(ITU-T J.83 AnnexC)、I2C制御インタフェース

衛星基地局用モデムFPGA

デバイス Virtex5(XC5VSX50T-1FF665)
言語 VerilogHDL
主な技術要素 LASCOM STANDARD、QPSK変復調、デジタルフィルタ、DPLL、インターリーブ、リードソロモン、ビタビ復号、HDLC

デジタル搬送装置 音声チャンネルボード用FPGA

デバイス CycloneⅢ(EP3C25E144C8)
言語 VerilogHDL
主な技術要素 G.711(PCM)、G.712、G.726(ADPCM)、多重化、デジタルフィルタ

デジタルモデム中継ボード用FPGA

デバイス CycloneⅣ(EP4CE75F233IL8)
言語 VerilogHDL
主な技術要素 64QAM変復調、デジタルフィルタ、PLL、リードソロモン

伝送データ符号化FPGA

デバイス CycloneⅢ(EP3C16E144I7)
言語 VerilogHDL
主な技術要素 Walsh符号、BCH符号